LAPORAN AKHIR 1

 




1. Jurnal
[Kembali]
Gambar 1.1 Jurnal Percobaan 1

Gambar 1.2 Jurnal Percobaan 1


2. Alat dan Bahan [Kembali]
Percobaan 1
1.gerbang NOT


2.gerbang AND


3.gerbang OR 


4.gerbang XOR 


5.gerbang NAND


6.gerbang NOR


7.gerbang XNOR


8.logic state
9.logic probe


10.clock




4. Prinsip Kerja Rangkaian [Kembali]
Percobaan 1
disini memiliki inputan untuk rangkaian pertama digunakan logic state karena disini logic state nilai inputannya bisa kita atur sesuai keinginan. untuk rangkaian kedua digunakan inputan clock 
untuk pembentuk/membangkitkan pulsa/gelombang kotak secara terus-menerus dan rangkaian ini tidak mempunyai kondisi stabil/setimbang. setelah itu memasuki gerbang logika dan memiliki output logic probe dimana logic probe ini beroperasi dari rangkaian yang telah kita buat.


5. Video Rangkaian [Kembali]
Percobaan 1
Gambar 5.1 Video Percobaan 1


Gambar 5.2 Video Percobaan 1




6. Analisa [Kembali]
Percobaan 1
Berdasarkan pada praktikum yang telah dilaksanakan,pada percobaan 1 terdapat 2 input logika (B0,B1) yang dihubungkan ke 7 gerbang logika lalu ke logic probe untuk melihat hasil outputnya.

1.Gerbang logika NOT
Pada percobaan 1 terdapat gerbang NOT yang dihubungkan dengan input logika B1 lalu ke logic probe .saat input B1 dan B0 berlogika 0 dan 0 atau 0 dan 1 maka output dari gerbang NOT akan berlogika 1 dan saat inputnya B1 dan B0 berlogika 1 dan 0 atau 1 dan 1 maka output yang dihasilkan akan berlogika 0. Pada tabel kebenaran dari gerbang logika NOT (inverter) sebagai berikut:
Tabel 6.1 Tabel kebenaran logika NOT
A
Y
0
1
1
0

Jika dibandingkan hasil percobaan dengan tabel kebenaran serperti tabel berikut:
Tabel 6.2 Tabel perbandingan antara hasil percobaan dan tabel kebenaran gerbang NOT

Input
Output Praktikum
Output
Teori
1 
 1
 1
 1
  0
 0
  0
0

Output gerbang NOT adalah kebalikkan dari input nya .Jadi ,dapat disimpulkan bahwa hasil percobaan dengan Tabel kebenaran pada gerbang NOT memiliki hasil yang sama.
2.Gerbang logika AND
Pada gerbang AND dihubungkan ke input B1 dan B0 lalu ke logic probe, ketika input B1 dan B0   berlogika (0;0),(0;1) atau (1;0) maka outputnya akan berlogika 0 dan apabila inputnya B1 dan B0 berlogika (1;1) maka outputnya berlogika 1 .Tabel kebenaran gerbang AND sebagai berikut:
Tabel 6.3 Tabel kebenaran logika AND
A
B
Y
0
0
0
0
1
0
1
0
0
1
1
1

Jika hasil percobaan dibandingkan dengan tabel kebenaran gerbang AND seperti tabel berikut:
Tabel 6.4 Tabel perbandingan antara hasil percobaan dan tabel kebenaran gerbang AND
Input 
Output
B1 
B0 
Praktikum 
Teori
 0 
 0
 0
 0
 0
 0
 1
1 

Output pada gerbang AND merupakan prinsip perkalian ,maka output bernilai 1 jika input B1 dan B0 (1 ;1) selain itu maka outputnya bernilai 0. Jadi ,dapat disimpulkan bahwa hasil percobaan dengan Tabel kebenaran pada gerbang AND memiliki hasil yang sama.

3.Gerbang logika OR
Pada gerbang OR dihubungkan ke input B1 dan B0 lalu ke logic probe, ketika input B1 dan B0   berlogika (0;1),(1;0) atau (1;1) maka outputnya akan berlogika 1 dan apabila inputnya B1 dan B0 berlogika (0;0) maka outputnya berlogika 0 .Tabel kebenaran gerbang OR sebagai berikut:
Tabel  6.5 Tabel kebenaran logika OR
A
B
Y
0
0
0
0
1
1
1
0
1
1
1
1

Jika hasil percobaan dibandingkan dengan tabel kebenaran gerbang OR seperti tabel berikut:
Tabel 6.6 Tabel perbandingan antara hasil percobaan dan tabel kebenaran gerbang OR
Input 
Output
B1 
B0 
Praktikum 
Teori
 0 
 0
 1
1
 1
1
 1
1 
Output pada gerbang OR  merupakan prinsip penjumlahan,maka apabila input B1 dan B0 bernilai  0 dan 0 maka output berlogika 0 selain itu outputnya berlogika 1.jadi dapat disimpulkan bahwa hasil percobaan dan pada tabel kebenaran gerbang OR memiliki hasil yang sama.

4. gerbang XOR
Pada gerbang XOR dihubungkan ke input B1 dan B0 lalu ke logic probe dimana pada gerbang ini saat input B1 dan B0 berlogika (0,0) dan (1,1) didapatkan outputnya berlogika 0 dan pada saat inputnya berlogika (0,1) dan (1,0) maka outputnya didapatkan berlogika 1.tabel kebenaran gerbang XOR yaitu:
Tabel 6.7 Tabel kebenaran logika XOR
A
B
Y
0
0
0
0
1
1
1
0
1
1
1
0
Jika hasil percobaan dibandingkan dengan tabel kebenaran gerbang XOR seperti tabel berikut:
Tabel 6.8 Tabel perbandingan antara hasil percobaan dan tabel kebenaran gerbang XOR
Input 
Output
B1 
B0 
Praktikum 
Teori
 0 
 0
 1
1
 1
1
 0
0 
Output pada gerbang XOR  jika input B1 dan B0  sama yaitu (0;0) dan (1;1) maka outputnya 0 dan jika inputnya berbeda (0;1) dan (1;0) maka outputnya 1. Jadi dapat disimpulkan bahwa jadi dapat disimpulkan bahwa hasil percobaan dan pada tabel kebenaran gerbang XOR memiliki hasil yang sama.

5.Gerbang NAND
Pada gerbang NAND dihubungkan ke input B1 dan B0 lalu ke logic probe jika diinputkan B1 dan B0 berlogika (0;0),(0;1) dan (1;0) output yang didapatkan akan berlogika 1 sedangkan saat inputnya berlogika (1;1) maka output yang didapatkan akan berlogika 0 .Tabel kebenaran gerbang NAND sebagai berikut:
Tabel 6.9 Tabel kebenaran logika NAND
A
B
Y
0
0
1
0
1
1
1
0
1
1
1
0

Jika hasil percobaan dibandingkan dengan tabel kebenaran gerbang NAND seperti tabel berikut:
Tabel 6.10 Tabel perbandingan antara hasil percobaan dan tabel kebenaran gerbang NAND
Input 
Output
B1 
B0 
Praktikum 
Teori
 1 
 1
 1
1
 1
1
 0
0 


Output dari gerbang logika NAND merupakan kebalikkan dari gerbang logika AND atau gerbang AND yang di NOT-kan . Jadi dapat disimpulkan bahwa hasil percobaan dan pada tabel kebenaran gerbang NAND memiliki hasil yang sama.

6.Gerbang NOR
Pada gerbang NOR dihubungkan ke input B1 dan B0 lalu ke logic probe saat input B1 dan B0 berlogika (0;0) didapatkan outputnya berlogika 1 dan pada saat inputnya berlogika (0;1)(1;0) dan (1;1) didapatkan outputnya berlogika 0.Tabel kebenaran gerbang NOR sebagai berikut:
Tabel 6.11 Tabel kebenaran logika NOR
A
B
Y
0
0
1
0
1
0
1
0
0
1
1
0

Jika hasil percobaan dibandingkan dengan tabel kebenaran gerbang NOR seperti tabel berikut:
Tabel 6.12 Tabel perbandingan antara hasil percobaan dan tabel kebenaran gerbang NOR
Input 
Output
B1 
B0 
Praktikum 
Teori
 1 
1
 0
0
 0
0
 0
0 

Output dari gerbang logika NOR merupakan kebalikkan dari gerbang logika OR atau gerbang OR di NOT- kan. . Jadi dapat disimpulkan bahwa hasil percobaan dan pada tabel kebenaran gerbang NOR memiliki hasil yang sama.


7.Gerbang XNOR
Pada gerbang XNOR dihubungkan ke input B1 dan B0 lalu ke logic probe saat inputnya berlogika (0;0) dan (1;1) maka output yang didapatkan akan berlogika 1 dan pada saat inputnya berlogika (0;1) dan (1;0) maka output yang didapatkan akan berlogika 0 .tabel kebenaran gerbang XOR sebagai berikut:

Tabel 6.13 Tabel kebenaran logika XNOR
A
B
Y
0
0
1
0
1
0
1
0
0
1
1
1

Jika hasil percobaan dibandingkan dengan tabel kebenaran gerbang XNOR seperti tabel berikut:

Tabel 6.14 Tabel perbandingan antara hasil percobaan dan tabel kebenaran gerbang NOR
Input 
Output
B1 
B0 
Praktikum 
Teori
 1 
1
 0
0
 0
0
 1
1 

Output dari gerbang XNOR merupakan kebalikan dari gerbang XOR atau gerbang OR di NOT-kan .Jadi dapat disimpulkan bahwa hasil percobaan dan pada tabel kebenaran gerbang XNOR memiliki hasil yang sama.


7. Link Download

Download file rangkaian di sini
Download HTML di sini
[Kembali]

No comments:

Post a Comment

almajri

  Bahan Presentasi Ini Dibuat Untuk Memenuhi  Tugas Mata Kuliah Sistem Digital Dosen : Darwison, M.T Oleh : ALMAJRI KUSMAIDI 2110952003 Ju...